

## CA-IS2062A 内置 DC-DC 转换器的 2.5kV<sub>RMS</sub> 隔离式 CAN 收发器

### 1. 产品特性

- 符合 ISO 11898-2:2016 物理层标准
- 支持高达 1Mbps 经典 CAN 和 5Mbps 的 CAN FD (灵活数据速率)
- 集成 DC-DC 转换器,为总线侧提供 5V 隔离供电
- 集成保护功能支持可靠的数据通信
  - 总线故障保护电压范围: ±42V
  - 总线共模输入电压范围: ±24V
  - 驱动器显性超时保护避免总线闭锁,允许最低 传输速率为 4.4kbps
  - 热关断保护和总线端口限流保护
  - 未上电时总线引脚为高阻态,理想无源特性
  - VDDP 和 VDDL 电源欠压保护
- 逻辑侧电源 VDDL 支持 2.5V 到 5.5V 供电范围
- 扩展工业工作温度范围: -40℃至 125℃
- 高共模瞬态抗扰度(CMTI): ±150kV/μs(典型值)
- 低环路延时: 165ns (典型值), 255ns (最大值)
- LGA16 超紧凑型封装
- 额定工作电压下隔离栅寿命>40年
- 提供 2.5kV<sub>RMS</sub> (1 分钟) 的隔离耐压等级
- 安全认证
  - 根据 UL 1577 的 UL 认证
  - 根据 GB4943.1-2022 的 CQC 认证
  - TUV 认证

### 2. 应用

- 工业控制
- 楼宇自动化
- 光储充系统
- 医疗设备
- 电信设备

### 3. 概述

CA-IS2062A 是一款隔离式控制器局域网(CAN)收发器, 内部集成 DC-DC 转换器,省去了外部隔离电源,有效节 省系统空间和简化设计。该器件提供较高的电气隔离等级并具有优异的性能,可以满足工业应用的需求。器件内部的逻辑输入与输出缓冲器之间通过二氧化硅(SiO<sub>2</sub>)绝缘栅隔离,能够承受高达 2.5kV<sub>RMS</sub>(1 分钟)的隔离电压以及±150kV/μs 的典型共模瞬态抗扰度。绝缘栅阻断了逻辑侧与总线侧的地环路,能够确保数据的正确传输。

CA-IS2062A 逻辑侧的 DC-DC 转换器电源 VDDP 采用+5V 单电源供电,逻辑电源 VDDL 支持 2.5V 到 5.5V 供电范围,VDDL 和 VDDP 分开可以使用不同电压供电,方便和低压控制电路的信号交互。若 VDDL 使用 5V 电源供电,可以直接和 VDDP 共用一个外部电源。器件的总线侧 VISO<sub>OUT</sub> 由内部 DC-DC 转换器产生 5V 输出电压,为总线侧 CAN 收发器电源 VISO<sub>IN</sub> 供电,应用中需要把 VISO<sub>OUT</sub> 和 VISO<sub>IN</sub> 直接短接。

CA-IS2062A 的 CAN 收发器支持高达 5Mbps 的传输速率(CAN FD),并在总线端口(CANH/CANL)提供限流保护、热关断保护以及高达±42V 的故障电压保护,驱动器显性超时保护则可避免由于控制器错误或 TXD 输入故障而导致的总线闭锁。此外,该器件的 CAN 接收器输入具有±24V 的共模输入范围(CMR),远远超出 ISO 11898-2 规范定义的-2V至+7V 的范围,支持可靠的数据通信。

CA-IS2062A 采用 LGA16 超紧凑型封装,能够显著节省 PCB 布板空间,支持从-40℃ 至 125℃ 的工业扩展温度范围。

表 3-1 器件信息

| <b>声</b> 处 II | 41.144     | 封装尺寸           |
|---------------|------------|----------------|
| 零件号           | <b>打</b> 袋 | (标称值)          |
| CA-IS2062A    | LGA16      | 5.2mm x 4.65mm |



### 4. 订购指南

表 4-1 有效订购零件编号

| 型号         | VDDP     | VDDL     | 数据速率  | 隔离耐压等级               | 封装    |
|------------|----------|----------|-------|----------------------|-------|
| CA-IS2062A | 4.5~5.5V | 2.5~5.5V | 5Mbps | 2.5kV <sub>RMS</sub> | LGA16 |





# 目录

| 1. | 产品物  | <b>}性</b>                             | 1  |
|----|------|---------------------------------------|----|
| 2. | 应用   |                                       | 1  |
| 3. | 概述   |                                       | 1  |
| 4. | 订购指  | <b>膏南</b>                             | 2  |
| 5. |      | · 录                                   |    |
| 6. |      | - ·<br>边能描述                           |    |
| 7. |      | · · · · · · · · · · · · · · · · · · · |    |
|    | 7.1. | 绝对最大额定值 <sup>1</sup>                  |    |
|    | 7.2. | ESD 额定值                               | 5  |
|    | 7.3. | 建议工作条件                                | 5  |
|    | 7.4. | 热量信息                                  | 5  |
|    | 7.5. | 隔离特性                                  | 6  |
|    | 7.6. | 安全相关认证                                | 7  |
|    | 7.7. | 电气特性                                  | 8  |
|    | 7.8. | 时序特性                                  | 9  |
|    | 7.9. | 典型特性                                  | 10 |
| 8. | 参数测  | · 」 「」 「」 「量信息                        | 12 |
| 9. | 详细说  | 台明                                    | 16 |
|    | 9.1. | 概述                                    |    |

|     | 9.2.   | 总线   | 状态        | 16 |
|-----|--------|------|-----------|----|
|     | 9.3.   | 器件   | 保护功能      | 16 |
|     | 9.3    | 3.1. | 信号隔离和电源隔离 | 16 |
|     | 9.3    | 3.2. | 热关断保护     | 16 |
|     | 9.3    | 3.3. | 限流保护      | 16 |
|     | 9.3    | 3.4. | 驱动器显性超时保护 | 16 |
|     | 9.4.   | 器件   | 功能模式      | 17 |
|     | 9.4    | 4.1. | 驱动器       | 17 |
|     | 9.4    | 4.2. | 接收器       | 17 |
| 10. | J      | 应用信  | 息         | 18 |
|     | 10.1.  | 应用   | 概述        | 18 |
|     | 10.2.  | 多节   | 「点组网      | 18 |
|     | 10.3.  | PCB  | 布线指导      | 19 |
|     | 10.4.  | 注意   | :事项       | 20 |
| 11. | =      | 封装信  | 息         | 21 |
|     | 11.1.  | LGA: | 16 外形尺寸   | 21 |
| 12. | 9      | 焊接信  | 息         | 22 |
| 13. | 3      | 卷带信  | 息         | 23 |
| 14. | د<br>د | 重要声  | ,明        | 24 |
|     | -      |      | , •       |    |

### 5. 修订记录

| 修订版本号        | 修订内容                                                          | 修订日期       | 页码     |
|--------------|---------------------------------------------------------------|------------|--------|
| Version 1.00 | 初始版本                                                          | 2024.08.01 | NA     |
|              | 更新 TUV 认证信息                                                   |            | 1, 7   |
| Version 1.01 | 更新 UL 证书编号                                                    | 2025.03.25 | 7      |
|              | 更新图 10-1 和图 10-3: VISO <sub>OUT</sub> 和 VISO <sub>IN</sub> 短接 |            | 18, 19 |

# CHIPANALOG

### 6. 引脚功能描述

| 1     |          |                   |         |                     |
|-------|----------|-------------------|---------|---------------------|
| RXD   | 1        |                   | 16 []   | NC                  |
| NC    | [ 2      |                   | 15 []   | CANH                |
| NC    | 3        |                   | 14 []   | CANL                |
| TXD   | 4        | CA-IS2062A        | 13 []   | NC                  |
| GNDP1 | <u> </u> | LGA16<br>Top View | 12      | GNDP2               |
| VDDP  | 6        |                   | 11 []]] | VISO <sub>OUT</sub> |
| VDDL  | 7        |                   | 10      | VISO <sub>IN</sub>  |
| GND1  | <u> </u> |                   | 9 [     | GND2                |

图 6-1 引脚分布图

### 表 6-1 引脚功能描述

| 引脚名称                | 引脚编号   | 类型     | 描述                                                                            |  |
|---------------------|--------|--------|-------------------------------------------------------------------------------|--|
| RXD                 | 1      | 数字 I/O | 接收器数据输出端: 当总线为隐性状态时,RXD 输出高电平; 当总线为显性状态时,RXD 输出低电平。                           |  |
| NC                  | 2, 3   |        | 内部引脚无连接,逻辑侧,建议悬空。                                                             |  |
| TXD                 | 4      | 数字 I/O | 发送器数据输入端: 当 TXD 为低电平时,CANH 和 CANL 输出为显性状态; 当 TXD 为高电平时,CANH 和 CANL 输出为隐性状态。   |  |
| GNDP1               | 5      | 地      | 逻辑侧 DC-DC 转换器的参考地,GNDP1 和 GND1 应该在 PCB 上直接短接在一起。                              |  |
| VDDP                | 6      | 电源     | 逻辑侧 DC-DC 转换器的供电电源。                                                           |  |
| VDDL                | 7      | 电源     | 逻辑侧逻辑电路的供电电源。                                                                 |  |
| GND1                | 8      | 地      | 逻辑侧逻辑电路的地,GNDP1 和 GND1 应该在 PCB 上直接短接在一起。                                      |  |
| GND2                | 9      | 地      | 总线侧 CAN 收发器的参考地,GND2 和 GNDP2 应该在 PCB 上直接短接在一起。                                |  |
| VISO <sub>IN</sub>  | 10     | 电源     | 总线侧 CAN 收发器的供电电源,VISO <sub>IN</sub> 和 VISO <sub>OUT</sub> 应该在 PCB 上直接短接 在一起。  |  |
| VISO <sub>OUT</sub> | 11     | 电源     | 总线侧 DC-DC 转换器的电源输出,VISO <sub>IN</sub> 和 VISO <sub>OUT</sub> 应该在 PCB 上直接短接在一起。 |  |
| GNDP2               | 12     | 地      | 总线侧 DC-DC 转换器的参考地,GND2 和 GNDP2 应该在 PCB 上直接短接在一起。                              |  |
| NC                  | 13, 16 |        | 内部引脚无连接,总线侧,建议悬空。                                                             |  |
| CANL                | 14     | 总线 I/O | CAN 总线输入/输出,低电平逻辑。                                                            |  |
| CANH                | 15     | 总线 I/O | CAN 总线输入/输出,高电平逻辑。                                                            |  |

### 备注:

- 1. VDDP 和 VDDL 须分别达到 VDDPULVO+和 VDDLULVO+以上, VISOOUT 才会建立输出电压;
- 2. VISO<sub>IN</sub>和 VISO<sub>OUT</sub>须接在一起,VISO<sub>OUT</sub>才会建立正常的输出电压。



### 7. 产品规格

### 7.1. 绝对最大额定值 1

|                                          | 参数                         | 最小值  | 最大值                     | 单位 |
|------------------------------------------|----------------------------|------|-------------------------|----|
| VDDP, VDDL                               | 逻辑侧电源电压 2                  | -0.5 | 6.0                     | V  |
| VISO <sub>IN</sub> , VISO <sub>OUT</sub> | 总线侧电源电压 <sup>2</sup>       | -0.5 | 6.0                     | V  |
| Vı                                       | 逻辑侧输入电压(TXD)               | -0.5 | VDDL + 0.5 <sup>3</sup> | V  |
| V <sub>BUS</sub>                         | 总线侧电压(CANH 或 CANL),参考 GND2 | -42  | 42                      | V  |
| V <sub>BUS_DIFF</sub>                    | CANH 和 CANL 之间的差分电压        | -42  | 42                      | V  |
| I <sub>0</sub>                           | 接收器输出电流(RXD)               | -20  | 20                      | mA |
| T <sub>J</sub>                           | 结温                         | -40  | 150                     | °C |
| T <sub>STG</sub>                         | 存储温度                       | -65  | 150                     | °C |

### 备注:

- 1. 等于或超出上述绝对最大额定值可能会导致产品永久性损坏。这只是额定最值,并不能以这些条件或者在任何其它超出本技术规 范操作章节中所示规格的条件下,推断产品能否正常工作。长期在超出最大额定值条件下工作会影响产品的可靠性。
- 2. 所有电压值均相对于本地接地端(GND1或GND2),并且是峰值电压值。
- 3. 最大电压不得超过 6V。

### 7.2. ESD 额定值

|           | 参数   |                                    |               | 数值 | 单位 |
|-----------|------|------------------------------------|---------------|----|----|
|           |      | 人体模型 (HBM), 根据 ANSI/ESDA/JEDEC JS- | 逻辑侧所有引脚对 GND1 | ±6 |    |
| $V_{ESD}$ | 静电放电 | 001                                | 总线侧所有引脚对 GND2 | ±6 | kV |
|           |      | 器件充电模型(CDM),根据 JEDEC 规范 JESD22-C   | 101, 所有引脚     | ±2 |    |

### 7.3. 建议工作条件

|                  | 参数                | 最小值        | 典型值     | 最大值        | 单位 |
|------------------|-------------------|------------|---------|------------|----|
| VDDP             | 逻辑侧 DC-DC 转换器电源电压 | 4.5        | 5       | 5.5        | V  |
| VDDL             | 逻辑侧 CAN 收发器电源电压   | 2.5        | 3.3 或 5 | 5.5        | V  |
| V <sub>BUS</sub> | 总线引脚电压(单端或共模)     | -24        |         | 24         | V  |
| V <sub>IH</sub>  | 逻辑高电平输入 TXD       | 0.7 × VDDL |         | VDDL       | V  |
| V <sub>IL</sub>  | 逻辑低电平输入 TXD       | 0          |         | 0.3 × VDDL | V  |
| I <sub>OH</sub>  | 高电平输出电流 RXD       | -4         |         |            | mA |
| I <sub>OL</sub>  | 低电平输出电流 RXD       |            |         | 4          | mA |
| T <sub>A</sub>   | 工作环境温度            | -40        |         | 125        | °C |
| T <sub>J</sub>   | 结温                | -40        |         | 150        | °C |

### 7.4. 热量信息

|                 | 热量参数      | 封装形式  | 単位      |
|-----------------|-----------|-------|---------|
|                 | <u> </u>  | LGA16 | 1 1 1 L |
| $R_{\theta JA}$ | 器件结到环境的热阻 | 133.8 | °C/W    |



### 7.5. 隔离特性

|                   | 参数                                    | 测试条件                                                           | 数值     | 单位               |
|-------------------|---------------------------------------|----------------------------------------------------------------|--------|------------------|
| CLR               | 外部气隙(间隙)1                             | 测量输入端至输出端,隔空最短距离                                               | 3.45   | mm               |
| CPG               | 外部爬电距离 1                              | 测量输入端至输出端,沿壳体最短距离                                              | 3.45   | mm               |
| DTI               | 隔离距离                                  | 最小内部间隙(内部距离)                                                   | 18     | μm               |
| CTI               | 相对漏电指数                                | DIN EN 60112 (VDE 0303-11); IEC 60112                          | > 400  | V                |
|                   | 材料组                                   | 根据 IEC 60664-1                                                 | II     |                  |
|                   | 150,505544, 法压米则                      | 额定市电电压≤150V <sub>RMS</sub>                                     | I-IV   |                  |
|                   | IEC 60664-1 过压类别                      | 额定市电电压≤ 300V <sub>RMS</sub>                                    | 1-111  | 7                |
| DIN EN IE         | C 60747-17 (VDE 0884-17) <sup>2</sup> | <u> </u>                                                       |        |                  |
| V <sub>IORM</sub> | 最大重复峰值隔离电压                            | 交流电压 (双极)                                                      | 566    | $V_{PK}$         |
| 1.7               | 月上工 <i>比</i> 原文九厂                     | 交流电压;时间相关的介质击穿(TDDB)测试                                         | 400    | $V_{RMS}$        |
| $V_{IOWM}$        | 最大工作隔离电压                              | 直流电压                                                           | 566    | V <sub>DC</sub>  |
|                   |                                       | V <sub>TEST</sub> = V <sub>IOTM</sub> ,                        |        |                  |
|                   | 目上呼太原文九厂                              | t = 60s(认证)                                                    |        | .,               |
| $V_{IOTM}$        | 最大瞬态隔离电压                              | $V_{TEST} = 1.2 \times V_{IOTM}$                               | 3535   | $V_{PK}$         |
|                   |                                       | t= 1s(100% 量产测试)                                               |        |                  |
| VIMP              | 最大脉冲电压                                | 测试方法根据 IEC 62368-1, 1.2/50μs 波形                                | 5000   | $V_{PK}$         |
| .,                | 日上冲深喧声中下 2                            | 测试方法根据 IEC 62368-1, 1.2/50μs 波形,                               | 6500   | 1,,              |
| $V_{IOSM}$        | 最大浪涌隔离电压3                             | V <sub>IOSM</sub> ≥ 1.3 x V <sub>IMP</sub> ,在空气中测试(认证)         | 6500   | $V_{PK}$         |
|                   |                                       | 方法 a,输入/输出安全测试子类 2/3 后,                                        |        |                  |
|                   |                                       | $V_{ini} = V_{IOTM}$ , $t_{ini} = 60$ s                        | ≤ 5    | pC               |
|                   |                                       | $V_{pd(m)} = 1.2 \times V_{IORM}$ , $t_m = 10s$                |        |                  |
|                   |                                       | 方法 a, 环境测试子类 1 后,                                              |        |                  |
|                   | <b>表征由共</b> 。                         | $V_{ini} = V_{IOTM}$ , $t_{ini} = 60$ s                        | ≤ 5    |                  |
| $q_{pd}$          | 表征电荷 4                                | $V_{pd(m)} = 1.3 \times V_{IORM}$ , $t_m = 10s$                |        |                  |
|                   |                                       | 方法 b1, 常规测试 (100% 量产测试) 和前期预处理                                 |        |                  |
|                   |                                       | (抽样测试)                                                         | . =    |                  |
|                   |                                       | $V_{ini} = 1.2 \times V_{IOTM}$ , $t_{ini} = 1s$               | ≤5     | pC               |
|                   |                                       | $V_{pd(m)} = 1.5 \times V_{IORM}, t_m = 1s$                    |        |                  |
| C <sub>IO</sub>   | 栅电容,输入到输出5                            | $V_{10} = 0.4 \times \sin(2\pi ft), f = 1MHz$                  | ~ 3.5  | pF               |
|                   |                                       | V <sub>IO</sub> = 500V, T <sub>A</sub> = 25°C                  | > 1012 |                  |
| $R_{\text{IO}}$   | 绝缘阻抗                                  | V <sub>IO</sub> = 500V, 100°C ≤ T <sub>A</sub> ≤ 125°C         | > 1011 | Ω                |
|                   |                                       | V <sub>IO</sub> = 500V, T <sub>S</sub> = 150°C                 | > 109  | 7                |
|                   | 污染度                                   |                                                                | 2      |                  |
| UL 1577           |                                       |                                                                |        |                  |
|                   | 是十匹该由口                                | V <sub>TEST</sub> = V <sub>ISO</sub> , t = 60s(认证)             | 2500   |                  |
| $V_{ISO}$         | 最大隔离电压                                | V <sub>TEST</sub> = 1.2 × V <sub>ISO</sub> ,t = 1s (100% 量产测试) | 2500   | V <sub>RMS</sub> |

### 备注:

- 1. 根据应用的特定设备隔离标准应用爬电距离和间隙要求。注意保持电路板设计的爬电距离和间隙距离,以确保印刷电路板上隔离器的安装焊盘不会缩短该距离。在某些情况下印刷电路板上的爬电距离和间隙变得相等。诸如在印刷电路板上插入凹槽的技术用于帮助增加这些规格。
- 2. 这种耦合器只适用于在最大工作额定值范围内的基本电气绝缘。应通过适当的保护电路确保符合安全额定值。
- 3. 测试在空气或油中进行,以确定隔离屏障的固有浪涌抗扰度。
- 4. 表征电荷是由局部放电引起的放电电荷 (pd)。
- 5. 栅两侧的所有引脚连接在一起,形成双端子器件。



### 7.6. 安全相关认证

上海川土微电子有限公司

| UL                   | cqc(认证中)            | TUV                           |
|----------------------|---------------------|-------------------------------|
| 根据 UL 1577 器件认可程序认证  | 根据 GB4943.1-2022 认证 | 根据 EN 61010-1 和 EN 62368-1 认证 |
| 单一绝缘保护               | 基本绝缘                | EN 61010-1:                   |
| 2500V <sub>RMS</sub> | (仅适用于海拔 5000 米及以下)  | 2500V <sub>RMS</sub>          |
|                      |                     |                               |
|                      |                     | EN 61010-1:                   |
|                      |                     | 2500V <sub>RMS</sub>          |
| 证书编号:                | 证书编号:               | 客户参考编号:                       |
| E511334              |                     | 2253313                       |



### 7.7. 电气特性

测试时 VDDP 和 VDDL 短接,GNDP1 和 GND1 短接,VISO<sub>OUT</sub> 和 VISO<sub>IN</sub> 短接,GNDP2 和 GND2 短接,除非有额外说明,本表格数据均为建议工作条件下的测试结果。所有典型值在 VDDP = VDDL = 5V,T<sub>A</sub> = 25℃ 下测得(除非另有说明)。

|                                 | 参数                                                          | 测试                                         | 条件                    | 最小值        | 典型值        | 最大值  | 单位           |
|---------------------------------|-------------------------------------------------------------|--------------------------------------------|-----------------------|------------|------------|------|--------------|
| 输入输出特性                          |                                                             |                                            |                       |            |            |      |              |
| I <sub>VDDP</sub>               | 逻辑侧供电电流                                                     | 显性状态,TXD = 0V                              | $R_L = 60\Omega$      |            | 105        | 150  | mA           |
| IVDDP                           | <b>芝科</b> 例於电电流                                             | 隐形状态,TXD = VD                              | DL                    |            | 10         | 20   | IIIA         |
| 隔离电源                            |                                                             |                                            |                       |            |            |      |              |
| $V_{ISO}$                       | 隔离输出电压                                                      | I <sub>ISO</sub> = 0 到 80mA,VD             | DP = VDDL = 5V        | 4.5        | 5.0        | 5.5  | V            |
|                                 | (CANH and CANL 无负载)                                         | 130 0 2 4 0 0 1 1 1 1                      |                       |            |            |      |              |
| VDDP <sub>UVLO+</sub>           | 欠压锁定上升阈值                                                    | Lar                                        |                       | 2.5        | 2.7        | 2.9  | 4            |
| VDDP <sub>UVLO</sub> -          | 欠压锁定下降阈值                                                    | VDDP 电源                                    |                       | 2.1        | 2.3        | 2.5  | V            |
| VDDP <sub>UVLO_HYS</sub>        | 大压锁定迟滞窗口<br>4.压锁定上升源体                                       |                                            |                       | 2.05       | 0.4        | 2.45 | <del> </del> |
| VDDL <sub>UVLO+</sub>           | 欠压锁定上升阈值                                                    |                                            |                       | 2.05       | 2.25       | 2.45 | ٠,,          |
| VDDL <sub>UVLO-</sub>           | 欠压锁定下降阈值                                                    | VDDL 电源                                    |                       | 1.9        | 2.1        | 2.3  | V            |
| VDDL <sub>UVLO_HYS</sub><br>驱动器 | 欠压锁定迟滞窗口                                                    |                                            |                       |            | 0.15       |      | <u> </u>     |
| <b>业</b> 小谷                     |                                                             | $V_1 = 0V$ , $R_1 = 60\Omega$ ,            | CANH                  | 2.9        |            | 4.5  |              |
| $V_{O(D)}$                      | 总线输出电压(显性)                                                  | 见图 8-1 和图 8-2                              | CANL                  | 0.5        |            | 2    | V            |
| V <sub>O(R)</sub>               |                                                             | $V_1 = VDDL, R_L = 60\Omega,$              |                       | 2          | 2.5        | 3    | V            |
| V O(K)                          |                                                             | $V_1 = 0V$ , $R_1 = 60\Omega$ , $\sqrt{1}$ |                       | _          | 2.3        |      |              |
| $V_{OD(D)}$                     | 差分输出电压(显性)                                                  | 8-3                                        | 1 H 0 1 1 H 0 2 1 H H | 1.5        |            | 3    | V            |
| 05(5)                           |                                                             | $V_1 = 0V$ , $R_L = 45\Omega$ , $$         | <b>见图 8-1、图 8-2</b>   | 1.3        | 3          | V    |              |
|                                 | 24 // 4A () [                                               | $V_1 = VDDL$ , $R_L = 60\Omega$ ,          | -80                   |            | 80         | mV   |              |
| $V_{OD(R)}$                     | 差分输出电压(隐性)                                                  | V <sub>I</sub> = VDDL,无负载,                 | 见图 8-1 和图 8-2         | -50        |            | 50   | mV           |
| V <sub>OC(D)</sub>              | 共模输出电压 (显性)                                                 | 见图 8-4                                     |                       | 2          | 2.5        | 3    | V            |
| I <sub>IH</sub>                 | 高电平输入电流 TXD                                                 | TXD = VDDL                                 |                       |            |            | 20   | μΑ           |
| I <sub>IL</sub>                 | 低电平输入电流 TXD                                                 | TXD = 0V                                   |                       | -20        |            |      | μΑ           |
|                                 |                                                             | $V_{CANH} = -24V$ , CANL                   | -105                  |            |            |      |              |
|                                 | 短路输出电流                                                      | $V_{CANH} = 24V$ , CANL $\mp$              |                       |            | 5          |      |              |
| I <sub>OS(SS)</sub>             | <b>应</b> 始                                                  | $V_{CANL} = -24V$ , CANH                   | 开路,见图 8-5             | <b>-</b> 5 |            |      | mA           |
|                                 |                                                             | $V_{CANL} = 24V$ , CANH $\mp$              | F路,见图 8-5             |            |            | 105  | 1            |
| 接收器                             |                                                             |                                            |                       |            |            |      |              |
| V <sub>IT</sub>                 | 接收器输入阈值电压                                                   | V <sub>CM</sub> = -20V 到 20V               |                       | 0.5        |            | 0.9  | V            |
|                                 |                                                             | V <sub>CM</sub> = -24V 到 24V               |                       | 0.4        |            | 1.0  | V            |
| $V_{HYS}$                       | 输入阈值迟滞                                                      |                                            |                       |            | 120        |      | mV           |
| V <sub>OH</sub>                 | 逻辑高电平输出电压 RXD                                               | I <sub>OH</sub> = -4mA,见图 8-6              |                       | -          | VDDL – 0.2 |      | V            |
|                                 |                                                             | I <sub>OH</sub> = -20μA,见图 8-6             |                       | VDDL-0.1   | VDDL       |      | <b>↓</b>     |
| V <sub>OL</sub>                 | 逻辑低电平输出电压 RXD                                               | RXD I <sub>OH</sub> = 4mA,见图 8-6           |                       |            | 0.2        | 0.4  | V            |
| -                               |                                                             | I <sub>OH</sub> = 20μA,见图 8-6              |                       |            | 0          | 0.1  |              |
| Cı                              | 单端对地电容                                                      | CANH 或 CANL 对 GN                           | ID2                   |            | 24         |      | pF<br>-      |
| C <sub>ID</sub>                 | 差分输入电容                                                      | CANH 和 CANL 之间                             |                       | 12         |            | pF   |              |
| R <sub>IN</sub>                 | 单端输入电阻                                                      | TXD = VDDL, CANH                           | 10                    |            | 40         | kΩ   |              |
| R <sub>ID</sub>                 | 差分输入电容                                                      | TXD = VDDL,CANH 🤊                          | PH CANL 人田            | 20         |            | 80   | kΩ           |
| 输入电阻匹配(1-<br>R <sub>I(M)</sub>  |                                                             | V <sub>CANH</sub> = V <sub>CANL</sub>      |                       | -2%        |            | 2%   |              |
| CMTI                            | [R <sub>IN(CANH)</sub> /R <sub>IN(CANL)</sub> ])<br>共模瞬态抑制比 | $V_{TXD} = 0 \text{ V or VDDL};$           | □ 図 8-12              | ±100       | ±150       |      | kV/μs        |
| 过温保护                            | ンノ.( 大阪よ\の 1 k h/1 h/1 h/1                                  | VIXU - O V OI VDDL,                        | <u>/⊔⊠ 0-17</u>       | ±100       | ±130       |      | κν/μ3        |
|                                 |                                                             |                                            |                       |            |            |      |              |
| TSD                             | 热关断温度                                                       | 温度上升                                       |                       |            | 180        |      | °C           |



### 7.8. 时序特性

测试时 VDDP 和 VDDL 短接,GNDP1 和 GND1 短接,VISO<sub>OUT</sub> 和 VISO<sub>IN</sub> 短接,GNDP2 和 GND2 短接,除非有额外说明,本表格数据均为建议工作条件下的测试结果。所有典型值在 VDDP = VDDL = 5V,T<sub>A</sub> = 25℃ 下测得(除非另有说明)。

|                                   | 参数               | 测                                         | 试条件                              | 最小值             | 典型值 | 最大值 | 单位   |  |
|-----------------------------------|------------------|-------------------------------------------|----------------------------------|-----------------|-----|-----|------|--|
| 收发器                               |                  |                                           |                                  |                 |     |     |      |  |
| t <sub>loop1</sub>                | 总环路延时            | 隐性到显性, R <sub>L</sub> = 600               | Ͻ,C <sub>LD</sub> = 100pF,见图 8-7 |                 | 165 | 255 | ns   |  |
| t <sub>loop2</sub>                | 总环路延时            | 显性到隐性, R <sub>L</sub> = 600               | Ͻ,C <sub>LD</sub> = 100pF,见图 8-7 |                 | 185 | 255 | ns   |  |
| 驱动器                               |                  |                                           |                                  |                 |     |     |      |  |
| t <sub>PLH</sub>                  | TXD 传输延时(隐性到显性)  |                                           |                                  |                 | 55  | 100 |      |  |
| t <sub>PHL</sub>                  | TXD 传输延时 (显性到隐性) | D 600 6 100=F                             | 田 図 0 0                          |                 | 65  | 110 | 1    |  |
| t <sub>r</sub>                    | 差分输出信号上升时间       | $R_L = 60\Omega$ , $C_L = 100pF$ ,        | /汇图 8-8                          |                 | 35  | 70  | ns   |  |
| t <sub>f</sub>                    | 差分输出信号下降时间       |                                           |                                  |                 | 50  | 100 |      |  |
| t <sub>TXD_DTO</sub> <sup>1</sup> | TXD 显性超时保护时间     | $R_L = 60\Omega$ , $C_L = 100pF$ ,        | 见图 8-9                           | 2.5             | 6.8 | 10  | ms   |  |
| 接收器                               |                  |                                           |                                  |                 |     |     | •    |  |
| t <sub>PLH</sub>                  | RXD 传输延时(显性到隐性)  |                                           |                                  |                 | 95  | 165 | - ns |  |
| t <sub>PHL</sub>                  | RXD 传输延时 (隐性到显性) | 0 45-5 回因0.40                             |                                  |                 | 105 | 175 |      |  |
| t <sub>r</sub>                    | RXD 输出信号上升时间     | - C <sub>L</sub> = 15pF,见图 8-10           |                                  |                 | 2.5 | 6   |      |  |
| t <sub>f</sub>                    | RXD 输出信号下降时间     |                                           |                                  |                 | 2.5 | 6   |      |  |
| CAN FD 断                          | ·                |                                           |                                  |                 |     |     | •    |  |
| т                                 | <b>化於四州</b> 台穿   |                                           | $T_{bit(TXD)} = 500ns$           | 435             |     | 530 | nc   |  |
| T <sub>bit(BUS)</sub>             | 传输隐性位宽           | $R_L = 60\Omega$ , $C_{LD} =$             | $T_{bit(TXD)} = 200ns$           | 155             |     | 210 | ns   |  |
| T                                 | RXD 引脚位宽         |                                           | $T_{bit(TXD)} = 500ns$           | 400             |     | 550 | ns   |  |
| T <sub>bit(RXD)</sub>             | KVD 41 VALIAT AF | 100pF,C <sub>L</sub> = 15pF,<br>· 见图 8-11 | $T_{bit(TXD)} = 200ns$           | 120             |     | 220 | 115  |  |
| $\Delta t_{rec}^2$                | 脉冲偏差             | 7bit(TXD) = 500ns                         |                                  | <del>-</del> 65 |     | 40  | nc   |  |
| A NA                              | <b>从门 附左</b>     |                                           | $T_{bit(TXD)} = 200ns$           | <b>-</b> 45     |     | 15  | ns   |  |

### 备注:

<sup>1.</sup> 一旦 TXD 处于显性状态的时间超出 t<sub>TXD\_DTO</sub>, TXD 超时检测电路将关闭驱动器从而释放总线,总线从显性状态转为隐性状态,以防止由于本地失效而将总线一直锁定在显性状态。

<sup>2.</sup>  $\Delta t_{rec} = T_{bit(RXD)} - T_{bit(BUS)}$ 

### 7.9. 典型特性

典型值测试条件: VDDP 和 VDDL 短接,GNDP1 和 GND1 短接,VISO<sub>OUT</sub> 和 VISO<sub>IN</sub> 短接,GNDP2 和 GND2 短接,VDDP = VDDL = 5V。





图 7-1 逻辑侧供电电流 vs.温度 @ 显性状态

图 7-2 逻辑侧供电电流 vs.温度 @ 隐性状态





图 7-3 RO 输出高电平 vs.温度

图 7-4 RO 输出低电平 vs.温度





图 7-6 TXD 传播延时(显形到隐性) vs.温度



上海川土微电子有限公司







图 7-9 差分输出电压(显性)vs.温度

120 115 110 105 (Su) 100 95 90 85 80 75 70 20 35 50 65 80 95 110 125 -40 -25 -10 5 Temperature (°C)

图 7-8 RXD 传播延时(隐形到显性) vs.温度



图 7-10 差分输出电压(隐性) vs.温度



### **8.** 参数测量信息



图 8-1 驱动器电压、电流测试条件



图 8-2 总线逻辑状态的电压定义



图 8-3 驱动器 Von 测试电路@带共模负载



图 8-4 驱动器输出电压峰值测试电路与波形





图 8-5 驱动器短路电流测试电路



图 8-6 接收器输出电压、电流测试条件



图 8-7 环路延时(从 TXD 到 RXD)测试电路与波形





### 备注:

- 1. 信号源产生的输入脉冲有如下要求:脉冲重复率 PRR≤125 kHz,50%占空比,上升时间 t<sub>r</sub>≤6ns,下降时间 t<sub>r</sub>≤6ns,输出阻抗 Z<sub>o</sub>=50Ω;
- 2. 负载电容 CL包括仪器和夹具的寄生电容。

### 图 8-8 驱动器测试电路与时序图



### 备注:

- 1. 信号源产生的输入脉冲有如下要求:脉冲重复率 PRR≤125 kHz,50%占空比,上升时间 t<sub>r</sub>≤6ns,下降时间 t<sub>r</sub>≤6ns,输出阻抗 Z<sub>o</sub>=50Ω;
- 2. 负载电容 CL包括仪器和夹具的寄生电容。

### 图 8-9 驱动显性超时保护时序图



### 备注:

- 1. 信号源产生的输入脉冲有如下要求: 脉冲重复率  $PRR \le 125 \text{ kHz}$ ,50%占空比,上升时间  $t_r \le 6ns$ ,下降时间  $t_f \le 6ns$ ,输出阻抗  $Z_0 = 50\Omega$ ;
- 2. 负载电容 CL 包括仪器和夹具的寄生电容。

### 图 8-10 接收器测试电路与时序图





图 8-11 CAN FD 时序示意图



图 8-12 共模瞬态抑制比(CMTI)测试电路

### 9. 详细说明

### 9.1. 概述

CA-IS2062A 隔离型 CAN 收发器在总线侧与逻辑侧提供高达 2.5kV<sub>RMS</sub> 的电气隔离,该器件具有±150kV/μs 的共模瞬 态抑制比,允许高达 5Mbps 的数据跨过绝缘栅进行传输。CA-IS2062A 内部集成隔离式 DC-DC 转换器,为总线侧提供隔 离的 5V 供电电压,省去了外部隔离电源,仅需少数几个去耦电容即可构成完备的隔离 CAN 接口。可靠的隔离特性和 高速通信能力使得 CA-IS2062A 能够在恶劣的环境下实现可靠的数据传输,适用于工业自动化、楼宇自动化、光储充系 统等广泛应用。CA-IS2062A 的接收器输入端允许±24V 的共模输入,远超出 ISO 11898 规范定义的-2V 至+7V 的范围;总 线引脚 CANH 和 CANL 可承受高达±42V 的故障电压,为系统提供有效的过压保护。此外,当 CANH/CANL 发生短路故障 时,驱动器限流保护电路会将驱动器输出限流,而热关断保护电路则在检测到器件过热时,将驱动器输出强制设成高 阻态,避免器件产生过大功耗导致热损坏。驱动器显性超时保护电路用于防止总线因为 TXD 一直拉低而导致总线闭锁, 能够及时释放总线。

CA-IS2062A 采用 LGA16 超紧凑型封装,能够显著节省 PCB 布板空间,支持从-40℃至 125℃ 的工业扩展温度范围。

### 9.2. 总线状态

CAN 总线具有两个状态:显性状态和隐性状态。显性状态下("0"位,用于确定信息发送的优先级),CANH-CANL 之间的差分电压介于 1.5V 至 3V (高于 1V),该状态对应于 TXD/RXD 的逻辑 "0";隐性状态下("1"位,总线空闲状 态),总线通过内部电路拉至 VISO<sub>IN</sub>/2, CANH-CANL 之间的差分电压介于-80mV 至+80mV,或接近 0V(低于 0.4V,取 决于总线负载),该状态对应于 TXD/RXD 的逻辑"1",如图 8-2 所示。

### 9.3. 器件保护功能

### 9.3.1. 信号隔离和电源隔离

CA-IS2062A 器件内部集成数字隔离器,采用基于开关键控(OOK)调制的电容隔离技术,在逻辑侧与总线侧提供 高达 2.5kV<sub>RMS</sub> 的电气隔离,允许两侧电路工作在不同的电源域:内部 DC-DC 转换器则提供电源隔离,产生 5V 输出用作 总线侧供电,进一步简化隔离接口设计。

### 9.3.2. 热关断保护

CA-IS2062A 内部集成热关断保护, 当器件的结温超出热关断温度 TSD(180°C, 典型值) 时,输出电压 VISOout 关 断,驱动器输出关闭。一旦结温降低到正常工作范围 (165℃,典型值),器件自动退出热关断状态,VISOouт和驱动器 输出均恢复到正常状态。

### 9.3.3. 限流保护

CA-IS2062A 器件的驱动器提供输出短路保护,一旦发生输出短路到电源或地故障时,驱动器将限制输出电流,此 时有可能消耗较大的电源电流使器件结温升高,触发热关断功能,为输出短路提供了二次防护。一旦输出短路故障解 除,驱动器将退出限流保护状态。

### 9.3.4. 驱动器显性超时保护

CA-IS2062A 的 CAN 驱动器具有显性超时保护功能,超时时间为 t<sub>TXD DTO</sub>,由此防止由于 CAN 控制器故障而将总线钳 制在低电平(对应总线的显性状态)。当 TXD 保持低电平的时间超出 t<sub>TXD DTO</sub> 时,器件关闭驱动器,将总线释放到隐性 状态。当出现显性超时故障后,器件在 TXD 信号的上升沿处重新使能驱动器。

驱动器超时保护时间限制了 CA-IS2062A 的最小数据传输速率,按照 CAN 总线通信协议,允许在最差工作环境下连 续发送11个"显性"位,据此可以估算出CA-IS2062A所允许的最低速率限定为: 11bits/txp dto =11/2.5ms = 4.4kbps。



### 9.4. 器件功能模式

上海川土微电子有限公司

### 9.4.1. 驱动器

驱动器将来自 CAN 控制器的单端输入信号(TXD)转换成差分输出 CANH 和 CANL,真值表如表 9-1 所示。驱动器 显性超时保护确保显性电平持续时间未超出 trxo dro 的前提下,驱动器处于正常工作状态。CANH 和 CANL 输出具有短路 限流保护和热关断保护,能够限制器件的最大功耗防止热损坏。

表 9-1 驱动器真值表 1

| VDDP 和 VDDL | 输入               | TXD 低电平时间              | 输品                    | 总线状态                  |      |
|-------------|------------------|------------------------|-----------------------|-----------------------|------|
|             | TXD <sup>2</sup> | 140   佐田丁町町            | CANH                  | CANL                  | 心线状态 |
|             | Low              | < t <sub>TXD_DTO</sub> | Н                     | L                     | 显性   |
| 上电          | Low              | > t <sub>TXD_DTO</sub> | VISO <sub>IN</sub> /2 | VISO <sub>IN</sub> /2 | 隐性   |
|             | H 或开路            | Х                      | VISO <sub>IN</sub> /2 | VISO <sub>IN</sub> /2 | 隐性   |
| 断电          | Х                | Х                      | Hi-Z                  | Hi-Z                  | Hi-Z |

### 备注:

- X=无关; H=高电平; L=低电平; Hi-Z=高阻。
- TXD 引脚内部弱上拉至 VDDL。

### 9.4.2. 接收器

接收器将总线的差分输入(CANH 和 CANL)转换成 CAN 控制器需要的单端信号 RXD,内部比较器检测总线差分电 压 V<sub>ID</sub> = (V<sub>CANH</sub> - V<sub>CANL</sub>), 当 V<sub>ID</sub> ≥ V<sub>IT+</sub>时, RXD 输出逻辑低电平; 当 V<sub>ID</sub> ≤ V<sub>IT-</sub>, RXD 输出逻辑高电平; 当 CANH 和 CANL 短 路、开路或者总线处于空闲状态时,RXD输出高电平,真值表如表 9-2 所示。

### 表 9-2 接收器真值表

| $V_{ID} = V_{CANH}$           | - V <sub>CANL</sub>                 | 总线状态         | RXD |  |  |
|-------------------------------|-------------------------------------|--------------|-----|--|--|
| V <sub>CM</sub> = −20V 到 20V  | V <sub>CM</sub> = −24V 到 24V        | <b>必线</b> 化形 | KAD |  |  |
| V <sub>ID</sub> ≥ 0.9V        | V <sub>ID</sub> ≥ 1V                | 显性           | 低电平 |  |  |
| 0.5V < V <sub>ID</sub> < 0.9V | 0.4V < V <sub>ID</sub> < 1V         | 不确定          | 不确定 |  |  |
| V <sub>ID</sub> ≤ 0.5V        | $V_{ID} \le 0.5V$ $V_{ID} \le 0.4V$ |              | 高电平 |  |  |
| V <sub>ID</sub> ≈ 0           | OV                                  | 开路、短路或者总线空闲  | 高电平 |  |  |



10. 应用信息

### 10.1. 应用概述



图 10-1 典型应用电路

CAN 接口由于其灵活的优先级管理和出色的仲裁能力而广泛用于工业领域,而多数工业系统高低压供电电源并存,隔离成为必要的选项,为低压侧工作的低压器件提供必要的电气保护。CA-IS2062A 是上述应用的理想选择,采用 LGA16 超紧凑型封装,能够显著节省 PCB 布板空间,同时提供电源隔离和信号隔离,仅需外部少数的几个去耦电容即可构成完整的 CAN 隔离接口,典型应用电路如图 10-1 所示。

在逻辑侧,VDDL和VDDP可以分开,其中VDDP为5V,为内部的DC-DC转换器提供输入电压从而产生总线侧的供电电压;VDDL可以和低压的CAN控制器共电源,例如使用3.3V的电压(最低可以到2.5V),这样配置可以省去传统应用中低压控制器和CAN收发器之间信号交互所需的电平移位器,节省物料清单。

CA-IS2062A 能够支持高达 5Mbps 的 CAN FD 数据传输速率,需要注意的是总线网络的最高速率还受限于总线负载、节点数、电缆长度以及匹配等因素。设计 CAN 总线网络时必须考虑信号在电缆上的损耗、寄生负载、延时、网络的不均衡性、地电位偏差以及信号完整性,因此在实际系统中的最高速率和最远传输距离常常低于理论值,在实际应用中可以根据实际情况适当降低 CAN FD 的数据传输速率。

CA-IS2062A 具有较高的输入阻抗,通过合理的设计网络布局,可以允许多达 110 个节点挂接在同一 CAN 总线上。

### 10.2. 多节点组网

在多节点 CAN 总线网络中,保持线路阻抗均匀和连续非常重要,由此需要提供适当的终端匹配。网络拓扑不能使用星形、树形或环形架构,在网络相距最远的两个端点之间,挂接任何一个节点都会产生一个"接头",而高速信号在这些电缆"接头"上将产生信号反射,在总线上引入干扰。设计中需要使用尽可能短的电缆挂接每个节点(即控制图 10-2 中所示的分支长度  $L_{stub}$ ),尤其是对于高速传输网络。CAN 总线的典型拓扑如图 10-2 所示,在总线的两个终端节点建议采用终端电阻( $R_T$ )加共模电容( $C_T$ )的方式进行匹配,其中  $R_T$ 应该和线缆的特征阻抗匹配,典型值为  $120\Omega$ ,共模电容  $C_T$  推荐值为 4.7nF,加在两个典型值为  $60\Omega$  的终端电阻之间,可以滤除总线上的共模噪声,改善总线通信时的电磁辐射。





图 10-2 CAN 总线典型拓扑

### 10.3. PCB 布线指导



图 10-3 推荐电源布线



建议在隔离器下方保留一个远离地线和信号线的隔离净空区间,因为总线侧和逻辑侧之间的任何电气连接或金属连接都会降低隔离度。为确保器件在任何数据速率下可靠工作,建议在 VDDP 与 GNDP1、VISO<sub>OUT</sub> 与 GNDP2 之间分别外接至少 10μF 并联 0.1μF 的去耦电容,在 VDDL 与 GND1、VISO<sub>IN</sub> 与 GND2 之间分别外接 1μF 的去耦电容,电容应紧靠器件相应的电源引脚放置,距离控制在 2mm 以内。电容建议选用陶瓷电容,确保在器件工作温度范围内保持容值是足量的。

上述去耦电容和器件必须放在同一层 PCB,禁止将电容和器件放在不同层然后通过过孔相连。推荐 PCB 隔离电源部分走线如图 10-3 所示。

### 10.4. 注意事项

使用时需注意如下事项:

- VDDP 和 VDDL 须分别达到 VDDPulyo+和 VDDLulyo+以上, VISOout 才会建立输出电压;
- VISO<sub>IN</sub> 和 VISO<sub>OUT</sub> 须接在一起,VISO<sub>OUT</sub> 才会建立正常的输出电压,禁止将 VISO<sub>OUT</sub> 悬空。



### 11. 封装信息

### 11.1. LGA16 外形尺寸

上海川土微电子有限公司

下图展示了 CA-IS2062A 的封装外形尺寸和推荐的焊盘布局。



RECOMMEND LAND PATTERN

### 12. 焊接信息



图 12-1 焊接温度曲线

表 12-1 焊接温度参数

| 简要说明                                                                    | 无铅焊接     |
|-------------------------------------------------------------------------|----------|
| 温升速率(T <sub>L</sub> =217℃ 至峰值 T <sub>P</sub> )                          | 最大 3°C/s |
| T <sub>smin</sub> =150°C 到 T <sub>smax</sub> =200°C 预热时间 t <sub>s</sub> | 60~120 秒 |
| 温度保持 217℃ 以上时间 t <sub>L</sub>                                           | 60~150 秒 |
| 峰值温度 T <sub>P</sub>                                                     | 260°C    |
| 小于峰值温度 5℃ 以内时间 tp                                                       | 最长 30 秒  |
| 降温速率(峰值 T₂至 T∟=217°C)                                                   | 最大 6°C/s |
| 常温 25℃ 到峰值温度 Tp时间                                                       | 最长8分钟    |



上海川土微电子有限公司

### 13. 卷带信息

### **REEL DIMENSIONS**



### **TAPE DIMENSIONS**



| A0 | Dimension designed to accommodate the component width     |
|----|-----------------------------------------------------------|
| В0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### **QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**



\*All dimensions are nominal

| Device     | Package<br>Type     | Package<br>Drawing | Pins | SPQ  | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|------------|---------------------|--------------------|------|------|--------------------------|--------------------------|------------|------------|------------|------------|-----------|------------------|
| CA-IS2062A | LGA16<br>4.65 x 5.2 | Α                  | 16   | 3000 | 330                      | 12.4                     | 4.95       | 5.5        | 1.3        | 8.0        | 12.0      | Q1               |

### 14. 重要声明

上述资料仅供参考使用,用于协助 Chipanalog 客户进行设计与研发。Chipanalog 有权在不事先通知的情况下,保留因技术革新而改变上述资料的权利。

Chipanalog 产品全部经过出厂测试。针对具体的实际应用,客户需负责自行评估,并确定是否适用。Chipanalog 对客户使用所述资源的授权仅限于开发所涉及 Chipanalog 产品的相关应用。除此之外不得复制或展示所述资源,如因使用所述资源而产生任何索赔、赔偿、成本、损失及债务等,Chipanalog 对此概不负责。

### 商标信息

Chipanalog Inc.®、Chipanalog®为 Chipanalog 的注册商标。



http://www.chipanalog.com